Petrobras - 2012 - 2012 - 1
limpar filtros
Questões por página:
Suponha que as saídas que representam o estado de um contador binário de 3 bits sejam ligadas às entradas de um circuito decodificador/demultiplexador (decoder/demultiplexer) 3:8, e que a entrada de clock do contador receba uma onda quadrada, simétrica, de frequência fixa, de valores lógicos que se alternam entre 0 e 1.
Sendo assim, o sinal na primeira saída do demux vai apresentar uma forma de onda com uma frequência que é a frequência de entrada

O circuito mostrado na figura funciona como um flip-flop

Dada a expressão booleana

F(w, x, y, z) = x + x.y’.z + x’.y’.z + w.x + w’.x + x’.y’

na qual “+” significa “ou lógico”, “.” significa “e lógico” e “ ’ ” significa a “negação lógica”, qual das expressões é equivalente à expressão dada?
Suponha um amplificador cujo estágio de saída tem uma limitação de taxa de variação de tensão (slew-rate) de 1 V/μs. Considerando-se somente essa limitação e desconsiderando-se todas as outras limitações de frequência, qual é, aproximadamente, a frequência máxima de um sinal senoidal para o qual a saída é de 10 V de pico (20 V pico a pico)?
Questão Anulada

Nos circuitos (1) e (2) da figura, os amplificadores operacionais são ideais, e os valores de R1 e R2 são iguais. Com isso, tem-se que o(a)