Filtrar


Questões por página:

O circuito integrado (CI) apresentado abaixo tem 14 pinos e pertence à família TTL. É composto de quatro portas NAND, com as quais foi montado um circuito lógico, cujas ligações entre os pinos também se encontram indicadas junto ao diagrama do CI.



Sabendo-se que as entradas do circuito lógico são A, B, C, e D e a saída é S, qual é a função representada na saída do circuito?

No controle de processos industriais em malha aberta, um sinal de controle aguarda que, ao final de certo tempo, a variável controlada chegue a um determinado valor. O sistema opera sem que nenhuma ação de controle seja realizada, isto é, as informações sobre a evolução do processo não são usadas para determinar o sinal de controle a ser aplicado em um dado instante. Por outro lado, no controle em malha fechada, usa-se realimentação da saída para entrada. Para torná-lo mais preciso, o sinal de saída é comparado a uma referência (set point), e o erro entre esses dois sinais é usado para compor o sinal de controle que será aplicado ao processo, corrigindo o erro entre a saída e a referência.

Nesse sentido, observa-se que

O diagrama abaixo é um Ladder representando uma linguagem de programação gráfica, que trata da lógica de contatos, e é muito usada na programação de CLP.



Qual é o circuito lógico que representa a função booleana, equivalente ao Diagrama Ladder mostrado acima?

O circuito abaixo mostra um voltímetro TRUE-RMS, no qual a medida e o equilíbrio dos acopladores térmicos são realizados no mesmo ambiente térmico.



Analisando-se o circuito, verifica-se que

Usando-se um circuito integrado (CI) da família TTL, contendo dois J-K flip-flop, mestre-escravos independentes e CLEAR assíncrono, montou-se um circuito. Para tal, usou-se apenas um desses flip-flop, cujos pinos estão representados no circuito, de acordo com o diagrama de conexão do CI, obtido do fabricante, ambos apresentados a seguir.



Sabe-se que o CLEAR está em “0”, que o flip-flop apresenta saídas Q = “0” e Q = “1”, que a transição ocorre na descida do clock (conforme pode ser visto na mesma Figura) e que a frequência é compatível com as características do CI. (A fonte de alimentação e o terra foram omitidos, propositadamente, para não sobrecarregar o desenho.)

Se “1”, um lógico, representa nível alto, e “0”, zero lógico, representa nível baixo, qual é a frequência do sinal na saída, tomado em Q, com relação à frequência do clock?